Zur Seitennavigation oder mit Tastenkombination für den accesskey-Taste und Taste 1 
Zum Seiteninhalt oder mit Tastenkombination für den accesskey und Taste 2 
Startseite    Anmelden     
Sommer 2024    Hilfe  Trennstrich  Sitemap  Trennstrich  Impressum  Trennstrich  Datenschutz  Trennstrich  node1  Trennstrich  Switch to english language

Veranstaltung

Eingebettete Multiprozessorsysteme

  • Funktionen:

Grunddaten

Veranstaltungsart Vorlesung SWS 3.00
Veranstaltungsnummer 24185 Semester SS 2024
Sprache Deutsch Studienjahr
Hyperlink Stud.IP Link zu dieser Lehrveranstaltung in Stud.IP

Belegung über StudIP

Status Link
Anmeldeverfahren    Link

Module

1350930 Eingebettete Multi-Prozessor-Systeme

Termine Gruppe: [unbenannt] iCalendar Export für Outlook

  Tag Zeit Rhythmus Dauer Raum Raum-
plan
Lehrperson Status Bemerkung fällt aus am Max. Teilnehmer/-innen
Einzeltermine anzeigen
iCalendar Export für Outlook
Di. 09:00 bis 11:00 gerWoch 16.04.2024 bis 16.07.2024  A.-Einstein-Str. 26 - SR 022, A.-Einstein-Str. 26 Raumplan Haubelt findet statt    
Einzeltermine anzeigen
iCalendar Export für Outlook
Mi. 11:00 bis 13:00 woch 10.04.2024 bis 17.07.2024  A.-Einstein-Str. 26 - SR 022, A.-Einstein-Str. 26 Raumplan Haubelt findet statt    
Gruppe [unbenannt]:
 

Verantwortliche Person

Verantwortliche Person Zuständigkeit
Prof. Dr.-Ing. habil. Christian Haubelt

Studiengänge

Studiengang/Abschluss/Prüfungsversion Semester Teilnahmeart
Elektrotechnik, Master (2019) 1. - 2. Semester wahlobligatorisch
Informationstechnik/Technische Informatik, Master (2020) 1. - 2. Semester wahlobligatorisch
Mechatronik, Master (2019) 1. - 2. Semester wahlobligatorisch
Medizinische Informationstechnik, Master (2022) 1. - 2. Semester wahlobligatorisch
Visual Computing, Master (2014) 1. - 3. Semester wahlobligatorisch
Wirtschaftsingenieurwesen, Master (2019) 1. - 3. Semester wahlobligatorisch
Wirtschafts­ingenieurwesen, Master (2023) 1. - 3. Semester wahlobligatorisch

Zuordnung zu Einrichtungen

Fakultät für Informatik und Elektrotechnik (IEF)

Inhalt

Lerninhalte

Eingebettete Multi-Prozessor-Systeme werden bezüglich vieler und oft konkurrierender Zielgrößen optimiert und unterliegen dabei stringenten Beschränkungen z.B. bezüglich Größe, Kosten, Performance und Energieverbrauch. Der Entwurf solcher Systeme wirft eine Reihe neuartiger Probleme auf, insbesondere 1) die Frage der Auswahl von Prozessor-, Speicher- und Kommunikationskomponenten, 2) die Partitionierung einer Spezifikation in Hard- und Software, 3) die automatische Synthese von Interface- und Kommunikationsstrukturen und 4) die Verifikation.
- Überblick und Vergleich von Architekturen für heterogene Einchip-Mehrkernprozessorsysteme (engl. MPSoC, Multi-Processor System on Chip) und On-Chip-Netzwerke (engl. NoC, Network on Chip) 
- Verfahren zum Entwurf eingebetteter Multi-Prozessor-Systeme:
    * Hardware/Software-Partitionierung bzw. Verfahren zur Taskverteilung 
    * Schätzungsverfahren
    * Performanceanalyse
- Kommunikationssynthese
    * Kommunikationsarten
    * Synchronisation
    * Synthese
- Entwurfsraumexploration
- Verifikation und virtuelle Prototypisierung



Zugehörige weitere Veranstaltung
Nr. Veranstaltungsart Beschreibung SWS
24185 Übung Eingebettete Multiprozessorsysteme 2.00

Strukturbaum

Die Veranstaltung wurde 6 mal im Vorlesungsverzeichnis Sommer 2024 gefunden:
Master Elektrotechnik · · · · [+]
Master Mechatronik · · · · [+]