Zur Seitennavigation oder mit Tastenkombination für den
accesskey
-Taste und Taste 1
Zum Seiteninhalt oder mit Tastenkombination für den
accesskey
und Taste 2
S
tartseite
A
nmelden
Sommer 2024
Hilfe
Sitemap
Impressum
Datenschutz
node1
Studentisches Leben
Veranstaltungen
Einrichtungen
Räume und Gebäude
Personen
Forschung
Startseite
Publikation: Dissertationsschrift
Ein Beitrag zur Beschleunigung der inter-FPGA-Datenübertragung mittels asynchroner Pulslängenauswertung
Grunddaten
Link
Abstract
Autoren
Einrichtung
Grunddaten
Titel
Ein Beitrag zur Beschleunigung der inter-FPGA-Datenübertragung mittels asynchroner Pulslängenauswertung
Erscheinungsjahr
2017
Verlag
Universität Rostock
Verlagsort
Rostock
Publikationsform
Elektronische Ressource
Publikationsart
Dissertationsschrift
Sprache
Deutsch
Letzte Änderung
09.11.2017 05:04:39
Bearbeitungsstatus
durch UB Rostock abschließend validiert
Dauerhafte URL
http://purl.uni-rostock.de/fodb/pub/55218
Links zu Katalogen
Abstract
Bei der binären Datenübertragung stellt die begrenzte Bandbreite des Kabels ein grundsätzliches Problem dar. Zur Erhöhung der Datenrate stellt die vorliegende Arbeit eine neue Architektur für ein Datenübertragungssystem mittels Pulsweitenmodulation (PMW) vor. Die vollständig digitale Implementierung resultiert in einem geringen Schaltungsaufwand. Der Einsatz asynchroner Modulations-Hardware ermöglicht dennoch Datenraten oberhalb der theoretischen Möglichkeiten der Bit-seriellen Übertragung. Eine Kalibrierung passt die Modulationsparameter optimal an die Kanaleigenschaften an.
Autor
Hinkfoth, Matthias
Externer Link
Beschreibung
Link
Link zur Online-Ressource (kostenfrei zugänglich ohne Registrierung)
http://rosdok.uni-rostock.de/resolve/urn/urn:nbn:de:gbv:28-diss2017-0137-3
Einrichtung
Fakultät für Informatik und Elektrotechnik (IEF)